Text preview for : SAA7115_Datasheet_nN_noBookm.pdf part of . Electronic Components Datasheets SAA7115 Datasheet nN noBookm . Electronic Components Datasheets Various SAA7115_Datasheet_nN_noBookm.pdf



Back to : SAA7115_Datasheet_nN_noBo | Home

CS-PD HAMBURG




Datasheet




SAA7115
CVIP2
PAL/NTSC/SECAM Video Decoder with Adaptive PAL/NTSC Comb
Filter, High Performance Scaler, I2C Sliced Data Readback and SQ
Pixel Output

PRELIMINARY 15 Apr 2002
File under CS-PD Hamburg, PC-P
Contents subject to change without notice.



Philips Semiconductors
Philips Semiconductors CVIP2 Date: 4/15/02
CS-PD Hamburg Datasheet Version: 0.93
SAA7115

CONTENTS

1 DOCUMENT INFO. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
1.1 Revision History . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
2 FEATURES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
2.1 Video Acquisition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
2.2 Combfilter Video Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
2.3 Video Scaler . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
2.4 VBI Data Slicer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
2.5 Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.6 General Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
2.7 Summary SAA7114 versus SAA7115. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
3 GENERAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
4 QUICK REFERENCE DATA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
5 ORDERING INFORMATION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
6 BLOCK DIAGRAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
7 PINNING . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
7.1 Pinning List and Pinning Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
7.2 Pin Configurations. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
7.3 SAA7115 Pin Strapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
8 FUNCTIONAL DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
8.1 Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
8.1.1 Analog input processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
8.1.1.1 Clamping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
8.1.1.2 Gain control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
8.1.2 Chrominance and luminance processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
8.1.2.1 Chrominance path . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
8.1.2.2 Luminance path . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
8.1.2.3 Brightness Contrast Saturation (BCS) control and decoder output levels . . . . . . . . . . . 38
8.1.3 Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
8.1.4 Clock generation circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
8.1.5 Power-on reset and Chip Enable (CE) input . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
8.2 Output Formatter. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
8.3 Scaler . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
8.3.1 Acquisition control and task handling (subaddresses 80H, 90H, 91H, 94H to 9FH and C4H to CFH)
50
8.3.1.1 Input field processing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
8.3.1.2 Task handling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
8.3.1.3 Output field processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
8.3.2 Horizontal scaling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
8.3.2.1 Horizontal prescaler (subaddresses A0H to A7H and D0H to D7H) . . . . . . . . . . . . . . . 55
8.3.2.2 Horizontal fine scaling (variable phase delay filter; subaddresses A8H to AFH and
D8H to DFH)60
8.3.3 Vertical scaling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
8.3.3.1 Line FIFO buffer (subaddresses 91H, B4H and C1H, E4H) . . . . . . . . . . . . . . . . . . . . . 60
8.3.3.2 Vertical scaler (subaddresses B0H to BFH and E0H to EFH) . . . . . . . . . . . . . . . . . . . . 61
8.3.3.3 Use of the vertical phase offsets . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
8.4 VBI-data decoder and capture (subaddresses 40H to 7FH) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
8.4.1 VBI Data Slicer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
8.4.2 I2C Readback of sliced VBI data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67



- page 2
Filename: SAA7115_Datasheet_nN.fm Last edited by H. Lambers
Philips Semiconductors CVIP2 Date: 4/15/02
CS-PD Hamburg Datasheet Version: 0.93
SAA7115

8.4.3 Sliced VBI Data Output at the I-Port. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.1 Euro WST, US WST and NABTS Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.2 WSS 625 Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.3 WSS 525 Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.4 VPS Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.5 Closed Caption . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.6 Moji Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
8.4.3.7 VITC Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
8.4.3.8 Open Data Types. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
8.5 Image port output interface (subaddresses 84H to 87H) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
8.5.1 Scaler output formatter (subaddresses 93H and C3H) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
8.5.2 Video FIFO (subaddress 86H) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
8.5.3 Text FIFO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
8.5.4 Video / text arbitration and Data packing (subaddress 86H) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
8.5.4.1 VBI insertion in SAV/EAV mode (bit SLDOM[3] = `1') . . . . . . . . . . . . . . . . . . . . . . . . . . 72
8.5.4.2 Data Packing (bit IMPAK (86H) and programming of the pulse generator via addr. F5H to
FBH)73
8.5.5 Data stream coding and reference signal generation (subaddresses 84H, 85H and 93H) . . . . . . 75
8.6 Scaler Backend clock generation (subaddresses 30H to 3FH). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
8.6.1 Square Pixel Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
8.6.1.1 The second PLL (PLL2). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
8.7 Audio clock generation (subaddresses 30H to 3FH). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
8.7.1 Audio clock generation without analog PLL (CGC2) enhancement . . . . . . . . . . . . . . . . . . . . . . . . 84
8.7.1.1 Master audio clock. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
8.7.1.2 Signals ASCLK and ALRCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
8.7.2 Audio clock generation with analog PLL (CGC2) support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
8.7.3 Other control signals for audio clock generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
9 INPUT/OUTPUT INTERFACES AND PORTS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
9.1 Analog terminals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
9.2 Audio clock signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
9.3 Clock and real-time synchronization signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
9.4 Video expansion port (X-port) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
9.4.1 X-port configured as output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
9.4.2 X-port configured as input . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
9.5 Image port (I-port) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
9.6 Host port for 16-bit extension of video data I/O (H-port) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
9.7 Basic input and output timing diagrams I-port and X-port . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
9.7.1 I-port output timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
9.7.2 X-port input timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
10 BOUNDARY SCAN TEST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
10.1 Initialization of boundary scan circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
10.2 Device identification codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
11 LIMITING VALUES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
12 THERMAL CHARACTERISTICS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
13 CHARACTERISTICS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
14 APPLICATION INFORMATION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
15 DEVICE PROGRAMMING OVERVIEW . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
15.1 I2C-bus description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
15.2 Register Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
16 DETAILED DESCRIPTION OF THE CONTROL REGISTERS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129



- page 3
Filename: SAA7115_Datasheet_nN.fm Last edited by H. Lambers
Philips Semiconductors CVIP2 Date: 4/15/02
CS-PD Hamburg Datasheet Version: 0.93
SAA7115

16.1 Chip Version / Ident Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
16.1.1 Chip Version. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
16.1.2 Chip ID . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
16.2 Programming Register Decoder . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
16.2.1 Subaddress 01 Analog Input Control 0, Increment Delay . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 130
16.2.2 Subaddress 02 Analog Input Control 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131
16.2.3 Subaddress 03 Analog Input Control 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
16.2.4 Subaddress 04 Analog Input Control 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
16.2.5 Subaddress 05 Analog Input Control 4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
16.2.6 Subaddress 06 Horizontal Sync Start . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
16.2.7 Subaddress 07 Horizontal Sync Stop. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
16.2.8 Subaddress 08 Sync Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 137
16.2.9 Subaddress 09 Luminance control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
16.2.10 Subaddress 0A Decoder Brightness . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 139
16.2.11 Subaddress 0B Decoder Contrast . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 139
16.2.12 Subaddress 0C Decoder Saturation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 139
16.2.13 Subaddress 0D Chrominance Hue. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
16.2.14 Subaddress 0E Chrominance Control 1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 141
16.2.15 Subaddress 0F Chrominance Gain Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
16.2.16 Subaddress 10 Chrominance/Luminance Control 2. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 146
16.2.17 Subaddress 11 Mode / Delay Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
16.2.18 Subaddress 12 RTS0/1 Output Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 148
16.2.19 Subaddress 13 and 1B RT / X-port Output Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150
16.2.20 Subaddress 14 Analog / ADC / Auto/ Compatibility Control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 151
16.2.21 Subaddress 15, 17 VGATE Start . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
16.2.22 Subaddress 16, 17 VGATE Stop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
16.2.23 Subaddress 17 Misc./VGATE-MSB's . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
16.2.24 Subaddress 18 Raw data Gain Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
16.2.25 Subaddress 19 Raw data Offset Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
16.2.26 Subaddress 1A Color Killer Level Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 156
16.2.27 Subaddress 1B Misc. Chroma Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 156
16.2.28 Subaddress 1C Enhanced Combfilter Control 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
16.2.29 Subaddress 1D Enhanced Combfilter Control 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
16.2.30 Subaddresses 1E, 1F Status Bytes Video Decoder (read-only register) . . . . . . . . . . . . . . . . . . . 159
16.3 Programming Register Audio Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
16.3.1 Subaddresses 30 to 32 AMCLK Cycles per Field . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
16.3.2 Subaddresses 34 to 36 AMCLK Nominal Increment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
16.3.3 Subaddress 38 Ratio AMXCLK to ASCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
16.3.4 Subaddress 39 Ratio ASCLK to ALRCLK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
16.3.5 Subaddress 3A Audio Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
16.4 Programming Register VBI data slicer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
16.4.1 Subaddress 40 Basic Slicer Settings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
16.4.2 Subaddress 41 to 57 Line Control Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 164
16.4.3 Subaddress 58 Programmable Framing Code. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 164
16.4.4 Subaddress 59 Horizontal Offset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 165
16.4.5 Subaddress 5A Vertical Offset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 165
16.4.6 Subaddress 5B Field Offset, MSB's H/V-Offsets . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 165
16.4.7 Subaddress 5D: SLDOM Codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 167
16.4.8 Subaddress 5E SDID codes. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
16.4.9 Subaddress 5E (read-only register) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 168
16.4.10 Subaddress 66 to 7F I2C Readback of decoded VBI Data (read-only register). . . . . . . . . . . . . . 169
16.4.10.1 Subaddress 66 to 6A I2C Readback of Closed Caption Data (CC525 and CC625) (read-only
register)169
16.4.10.2 Subaddress 6B to 71 I2C Readback of Closed Caption Data (WSS525 and WSS625)


- page 4
Filename: SAA7115_Datasheet_nN.fm Last edited by H. Lambers
Philips Semiconductors CVIP2 Date: 4/15/02
CS-PD Hamburg Datasheet Version: 0.93
SAA7115

(read-only register)170
16.4.10.3 Subaddress 72 to 76 I2C Readback of Gemstar1x Data (read-only register) . . . . . . . 171
16.4.10.4 Subaddress 77 to 7F I2C Readback of Gemstar2x Data (read-only register) . . . . . . . 172
16.5 Programming Register - Interfaces and Scaler Part . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 173
16.5.1 Subaddress 80: Global Settings. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 173
16.5.2 Subaddress 83 to 87: Global Interface Configurations. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
16.5.3 Subaddress 88: Sleep and Power save control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 182
16.5.4 Subaddress 8F (read-only register): status information scaler part . . . . . . . . . . . . . . . . . . . . . . . 183
16.5.5 Subaddress 90: event handler control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
16.5.6 Subaddress 91 to 93: scaler input and I-port output configuration. . . . . . . . . . . . . . . . . . . . . . . . 184
16.5.7 Subaddress 94 to 9B: Scaler Input Acquisition Window Definition . . . . . . . . . . . . . . . . . . . . . . . 187
16.5.8 Subaddress 9C to 9F: Scaler Output Window Definition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 189
16.5.9 Subaddress A0 to A2: Prescaling and FIR filtering . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
16.5.10 Subaddress A4 to A6: Brightness, Contrast and Saturation Control . . . . . . . . . . . . . . . . . . . . . . 192
16.5.11 Subaddress A8 to AE: Horizontal Phase Scaling. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
16.5.12 Subaddress B0 to BF: Vertical Scaling Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 194
16.6 Programming Register - second PLL (PLL2) and Pulse Generator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 196
16.6.1 Subaddress F0 to F5 and FF: second PLL (PLL2) Programming Parameters . . . . . . . . . . . . . . 196
16.6.2 Subaddress F6 to FB: Pulse Generator Programming. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
17 PROGRAMMING START SET-UP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
17.1 Decoder part . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 203
17.2 Audio clock generation part. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 208
17.3 Data slicer and data type control part . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 209
17.4 Scaler and interfaces . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 210
17.4.1 Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 211
17.5 PLL2 and pulse generator control part . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 214
18 PACKAGE OUTLINE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 216




- page 5
Filename: SAA7115_Datasheet_nN.fm Last edited by H. Lambers
Philips Semiconductors CVIP2 Date: 4/15/02
CS-PD Hamburg Datasheet Version: 0.93
SAA7115

1 DOCUMENT INFO
1.1 Revision History


REVISION
VERSION NO DESCRIPTION OF STATUS BY
DATE
0.5 5 Oct 2001 Initial Version H. Lambers
0.51 9 Oct 2001 Fixed LCBW recommended setting H. Lambers
0.52 9 Oct 2001 VBSL setting changed, scaler and PLL2 examples , sect. A. Mittelberg
16.4 and 16.5 updated
0.6 10 Oct 2001 Added application examples H. Lambers
0.65 18 Oct 2001 Status at CQS H. Lambers
0.66 19 Oct 2001 Minor updates H. Lambers
0.67 23 Oct 2001 Fixed application example drawing H. Lambers
0.911 20 Feb 2002 Update of limiting values and characteristics tables; H. Lambers
Minor dates of some descriptions and minor fixes
0.911 20 Feb 2002 Reset discalmer variable H. Lambers
0.92 15 Apr 2002 Fixed typos H. Lambers
0.93 15 Apr 2002 Removed table colours H. Lambers


2 FEATURES
2.1 Video Acquisition