Text preview for : 4501.pdf part of Motorola 4501 Triple Gate Dual 4√Input ⌠NAND■ Gate 2√Input ⌠NOR/OR■ Gate 8√Input ⌠AND/NAND■ Gate



Back to : 4501.pdf | Home

MOTOROLA
SEMICONDUCTOR TECHNICAL DATA


MC14501UB
Triple Gate
Dual 4╜Input "NAND" Gate L SUFFIX
CERAMIC
2╜Input "NOR/OR" Gate CASE 620
8╜Input "AND/NAND" Gate
The MC14501UB is constructed with MOS P╜channel and N╜channel P SUFFIX
enhancement mode devices in a single monolithic structure. These PLASTIC
complementary MOS logic gates find primary use where low power CASE 648
dissipation and/or high noise immunity is desired. Additional characteristics
can be found on the Family Data Sheet.
╥ Diode Protection on All Inputs D SUFFIX
╥ Supply Voltage Range = 3.0 Vdc to 18 Vdc SOIC
╥ Logic Swing Independent of Fanout CASE 751B
╥ Capable of Driving Two Low╜Power TTL Loads or One Low╜Power
ORDERING INFORMATION
ннннннннннннннннннннн
ннннннннннннннннннннн
н
н
н Schottky TTL Load Over the Rated Temperature Range
MC14XXXBCP Plastic
н н
ннннннннннннннннннннн
нннннннннннннн
ннннннннннннннннннннн
ннннннннннннннннннннн
н
ннннннннннннннннннн
MAXIMUM RATINGS* (Voltages Referenced to VSS)
MC14XXXBCL Ceramic
нннннннн
н
н н
н н
ннннннннннннннннннннн
н
ннннннннннннннннннннн
н
ннннннннннннннннннннн
ннннннннннннннннннн
н
н
Symbol
ннннннннннннннннннннн Parameter Value Unit
MC14XXXBD SOIC

н
н
н н
ннннннннннннннннннннн
н
н
ннннннннннннннннннннн
н
н
н
ннннннннннннннннннннн
н
н
н VDD DC Supply Voltage ╜ 0.5 to + 18.0 V
TA = ╜ 55╟ to 125╟C for all packages.

н н
ннннннннннннннннннннн
н
ннн н н
н
ннннннннннннннннннннн
н
н
н Vin, Vout Input or Output Voltage (DC or Transient)
ннннннннннннннннннннн ╜ 0.5 to VDD + 0.5 V
н
ннннннннннннннннннннн
н н
н н
н
ннннннннннннннннннннн
н
н
н Iin, Iout Input or Output Current (DC or Transient), ╠ 10 mA LOGIC DIAGRAM
ннннннннннннннннннннн
н н н
ннннннннннннннннннннн
н н н
ннннннннннннннннннннн
ннннннннннннннннннн
н
н per Pin (POSITIVE LOGIC)
н
н н
н н
ннннннннннннннннннннн
ннннннннннннннннннннн
н
ннннннннннннннннннннн
н
н
н
ннннннннннннннннннннн
н н
PD
н
Power Dissipation, per Package
ннннннннннннннннннннн 500 mW 1
н
н
ннн н
н н
н
ннннннннннннннннннннн
н
н
н Tstg Storage Temperature
н
ннннннннннннннннннннн ╜ 65 to + 150 _C
2
3
13
н
н
ннн н
н
TL
н
Lead Temperature (8╜Second Soldering) 260 _C
4
11
ннннннннннннннннннннн
н н н
* Maximum Ratings are those values beyond which damage to the device may occur.
Temperature Derating:
12
5
14 AND
15 NAND
Plastic "P and D/DW" Packages: ╜ 7.0 mW/_C From 65_C To 125_C 6
10
Ceramic "L" Packages: ╜ 12 mW/_C From 100_C To 125_C 7
9
VDD = PIN 16
VSS = PIN 8

CIRCUIT SCHEMATIC Use Dotted Connection Externally to
Obtain 8╜Input AND/NAND
VDD 16 VDD
NOTE: Pin 14 must not be used as an input
NOTE: to the inverter.
11
13 (10)
12
(6) 1
14
(7) 2
VSS 15
(9) 3

(5) 4
VSS 8 VSS

Numbers in parenthesis are for second 4╜input gate.




REV 3
1/94

╘MOTOROLA CMOS LOGIC DATA
Motorola, Inc. 1995 MC14501UB
1
2
MOTOROLA CMOS LOGIC DATA MC14501UB
where: IT is in ╣A (per package), CL in pF, V = (VDD ╜ VSS) in volts, f in kHz is input frequency, and k = 0.004.
IT(CL) = IT(50 pF) + (CL ╜ 50) Vfk
To calculate total supply current at loads other than 50 pF:
** The formulas given are for the typical characteristics only at 25_C.
#Data labelled "Typ" is not to be used for design purposes but is intended as an indication of the IC's potential performance.
нннннннннннннннннннннннннннннннннн
н н н н
нннннннннннннннннннннннннннннннннн
н н н н buffers switching)
IT = (3.6 ╣A/kHz) f + IDD (CL = 50 pF on all outputs, all
IT = (2.4 ╣A/kHz) f + IDD
нннннннннннннннннннннннннннннннннн
н н н н 15 Per Package)
IT = (1.2 ╣A/kHz) f + IDD 10 (Dynamic plus Quiescent,
н
╣Adc
н н н
нннннннннннннннннннннннннннннннннн 5.0 IT Total Supply Current**
н
ннн
нннннннннннннннннннннннннннннннннн
н 30
н н н
н н н
-- 1.0 0.0015 -- 1.0 -- 15
н 15 --
н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н 0.5
нннннннннннннннннннннннннннннннннн 0.0010 -- 0.5 -- 10 (Per Package)
╣Adc 7.5 -- 0.25 0.0005 -- 0.25 -- 5.0 IDD Quiescent Current
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн (Vin = 0)
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
pF -- -- 7.5 5.0 -- -- -- -- Cin Input Capacitance
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
╣Adc ╠ 1.0 -- ╠ 0.1 ╠ 0.00001 -- ╠ 0.1 -- 15 Iin Input Current
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
н н н н н н н н н н
ннн н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
-- 5.95 -- 22 8.5 -- 10.2 15 (VOL = 1.5 Vdc)
-- 2.27
нннннннннннннннннннннннннннннннннн
н н н н н н н н н --
нннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн 5.63 3.25 -- 3.90 10 Inverter (VOL = 0.5 Vdc)
mAdc -- 0.90 -- 2.2 1.28 -- 1.54 5.0 NOR╜ (VOL = 0.4 Vdc)
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
-- 3.57 -- 13.2 5.1 -- 6.12 15 (VOL = 1.5 Vdc)
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
-- 1.36 -- 3.37 1.95 -- 2.34 10 (VOL = 0.5 Vdc)
mAdc -- 0.54
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
--
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н 1.32 0.77 -- 0.92 5.0 NOR (VOL = 0.4 Vdc)
-- 2.4
н н н н н н н н н н --
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н 8.8 3.4 -- 4.2 15 (VOL = 1.5 Vdc)
-- 0.9 -- 2.25 1.3 -- 1.6 10 NAND* (VOL = 0.5 Vdc)
mAdc -- 0.36
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н --
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн 0.88 0.51 -- 0.64 5.0 IOL Sink (VOL = 0.4 Vdc)
-- ╜ 3.15
н н н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
-- ╜ 10.5 ╜ 4.5 -- ╜ 5.4 15 (VOH = 13.5 Vdc)
-- ╜ 1.05 --
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн ╜ 2.7 ╜ 1.5 -- ╜ 1.8 10 Inverter (VOH = 9.5 Vdc)
-- ╜ 0.42 -- ╜ 1.08 ╜ 0.6 -- ╜ 0.72 5.0 (VOH = 4.6 Vdc)
mAdc
н -- ╜ 2.1
ннн н н н н н н н н н
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
-- ╜ 5.1 ╜ 3.0 -- ╜ 3.6 5.0 NOR╜ (VOH = 2.5 Vdc)
-- ╜ 1.84
н н н н н н н н н н --
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н ╜ 6.12 ╜ 2.63 -- ╜ 3.1 15 (VOH = 13.5 Vdc)
-- ╜ 0.62
н н н н н н н н н --
нннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н ╜ 1.58 ╜ 0.88 -- ╜ 1.06 10 (VOH = 9.5 Vdc
-- ╜ 0.24 -- ╜ 0.63 ╜ 0.35 -- ╜ 0.42 5.0 (VOH = 4.6 Vdc)
mAdc
н -- ╜ 1.22 --
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
ннн н н н н н н н н н ╜ 3.0 ╜ 1.75 -- ╜ 2.1 5.0 NOR (VOH = 2.5 Vdc)
-- ╜ 1.1
н н н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н н н н н н н --
нннннннннннннннннннннннннннннннннн ╜ 3.5 ╜ 1.5 -- ╜ 1.8 15 (VOH = 13.5 Vdc)
-- ╜ 0.35
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н --
нннннннннннннннннннннннннннннннннн ╜ 0.9 ╜ 0.5 -- ╜ 0.62 10 NAND* (VOH = 9.5 Vdc)
-- ╜ 0.14 -- ╜ 0.36 ╜ 0.2 -- ╜ 0.25 5.0 (VOH = 4.6 Vdc)
-- ╜ 0.7
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
-- ╜ 1.7 ╜ 1.0 -- ╜ 1.2 5.0 Source (VOH = 2.5 Vdc)
mAdc
н
ннн н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н IOH Output Drive Current
--
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н 11 --
нннннннннннннннннннннннннннннннннн 8.25 11.25 -- 11.4 15 (VO = 3.5 or 11.5 Vdc)
-- 7.0 -- 5.50 7.0 -- 7.1 10 (VO = 2.8 or 7.2 Vdc)
Vdc --
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н 3.5 -- 2.75 3.5 -- 3.6 5.0 VIH (VO = 1.4 or 3.6 Vdc) "1" Level
3.6
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н -- 3.75
нннннннннннннннннннннннннннннннннн 6.75 -- 3.75 -- 15 (VO = 11.5 or 3.5 Vdc)
2.9
н н н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н н н н н н н -- 3.0
нннннннннннннннннннннннннннннннннн 4.50 -- 3.0 -- 10 (VO = 7.2 or 2.8 Vdc)
1.4 -- 1.5 2.25 -- 1.5 -- 5.0 (VO = 3.6 or 1.4 Vdc)
Vdc
н
нннннннннннннннннннннннннннннннннн
ннн н н н н н н н н н
н н н н н н н н н н VIL Input Voltage "0" Level
-- 14.95
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н -- 15 14.95 -- 14.95 15
-- 9.95
н н н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
-- 10 9.95 -- 9.95 10 Vin = 0 or VDD
Vdc -- 4.95 -- 5.0 4.95 -- 4.95 5.0 VOH "1" Level
н
ннн н н н н н н н н н
н н н 0.05
н н н н н н
нннннннннннннннннннннннннннннннннн
-- 0.05 0 -- 0.05 -- 15
0.05
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
0.05
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н -- 0 -- 0.05 -- 10 Vin = VDD or 0
Vdc 0.05 --
н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н 0.05
нннннннннннннннннннннннннннннннннн 0 -- 0.05 -- 5.0 VOL "0" Level Output Voltage
Unit Max Min
н н н н н н н н н н Max
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
ннн нннн н ннн ннннннннннннннннн Typ # Min Max Min Vdc Symbol Characteristic
н н н н н н н н н н
н н н н н н н н н н
н н н н
125_C 25_C ╜ 55_C
VDD
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н н н н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н н н
ннннн нннннн нннн н н н
н н н н н
нннннннннннннннннннннннннннннннннн ELECTRICAL CHARACTERISTICS (Voltages Referenced to VSS)
н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н
нннннннннннннннннннннннннннннннннн
3
MC14501UB MOTOROLA CMOS LOGIC DATA
be left open.
Unused inputs must always be tied to an appropriate logic voltage level (e.g., either VSS or VDD). Unused outputs must
circuit. For proper operation, Vin and Vout should be constrained to the range VSS (Vin or Vout) VDD.
precautions must be taken to avoid applications of any voltage higher than maximum rated voltages to this high-impedance
This device contains protection circuitry to guard against damage due to high static voltages or electric fields. However,
#Data labelled "Typ" is not to be used for design purposes but is intended as an indication of the IC's potential performance.
нннннннннннннннннннннннннннннннннн
н н н н н н * The formulas given are for the typical characteristics only at 25_C.
н н н н н н
нннннннннннннннннннннннннннннннннн
100 50 15 tPLH, tPHL = (0.5 ns/pF) CL + 25 ns
н н н н 140
н н
нннннннннннннннннннннннннннннннннн
70 10 tPHL tPLH, tPHL = (0.66 ns/pF) CL + 37 ns
ns 260 130 5.0 tPLH, 3 NOR╜Inverter tPLH, tPHL = (1.7 ns/pF) CL + 45 ns
н н н
н н н н н н
нннннннннннннннннннннннннннннннннн
ннн н н н 90 45 15 tPLH, tPHL = (0.5 ns/pF) CL + 20 ns
н н н н
нннннннннннннннннннннннннннннннннн
н н
нннннннннннннннннннннннннннннннннн
н н н н н н
130 65 10 tPHL tPLH, tPHL = (0.66 ns/pF) CL + 32 ns
ns
н н н н
н н н н
н н н н 230
н н
нннннннннннннннннннннннннннннннннн
115
нннннннннннннннннннннннннннннннннн
н н
нннннннннннннннннннннннннннннннннн
н н 5.0 tPLH 3 NOR tPLH, tPHL = (1.7 ns/pF) CL + 30 ns
нннннннннннннннннннннннннннннннн
н н н
н н н н 100
н н
нннннннннннннннннннннннннннннннннн
н н
нннннннннннннннннннннннннннннннннн
50 15 tPLH, tPHL = (0.5 ns/pF) CL + 25 ns
н н н н
н н н н 140
н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н 70 10 tPLH, tPHL = (0.66 ns/pF) CL + 37 ns
260 130 50 tPHL tPLH, tPHL = (1.7 ns/pF) CL + 45 ns
ns
н
ннн н н н
нннннннннннннннннннннннннннннннннн
н н н н н н
н н tPLH, 2 NAND Propagation Delay Time
н н н н
н н н н 60н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н 30 15 tTHL = (0.37 ns/pF) CL + 11.5 ns
80 40 10 tTHL = (0.45 ns/pF) CL + 17.5 ns
ns
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н
н н н н н н
н н
нннннннннннннннннннннннннннннннннн
120 60 5.0
tTHL 3 NOR╜Inverter
tTHL = (0.67 ns/pF) CL + 26.5 ns
Output Fall Time
н
ннн н н н
н н н н 80
н н
н н
нннннннннннннннннннннннннннннннннн
40 15 tTLH = (0.40 ns/pF) CL + 17 ns
н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н
100 50 10 tTLH = (0.60 ns/pF) CL + 20 ns
200 100 5.0 tTLH = (1.35 ns/pF) CL + 32.5 ns
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н
ns
н н н н н
н н
нннннннннннннннннннннннннннннннннн tTLH 3 NOR╜Inverter Output Rise Time
н
ннн н н н
н н н н 80
н н
н н
нннннннннннннннннннннннннннннннннн
40 15 tTHL = (0.55 ns/pF) CL + 9.5 ns
нннннннннннннннннннннннннннннннннн
н н н н н н
н н н н н н
нннннннннннннннннннннннннннннннннн
100 50 10 tTHL = (0.75 ns/pF) CL + 12.5 ns
200 100
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннн
н н н н н
н н н н н н
нннннннннннннннннннннннннннннннннн 5.0 tTHL = (1.5 ns/pF) CL + 25 ns
ns
н
ннн н н н
н н н н н н
н н
нннннннннннннннннннннннннннннннннн tTHL 2, 3 NAND, NOR Output Fall Time
н н н н
н н н н 130
н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н 65 15 tTLH = (1.1 ns/pF) CL + 10 ns
180 90 10 tTLH = (1.5 ns/pF) CL + 15 ns
нннннннннннннннннннннннннннннннн
н н н
н н н н 360
н н
нннннннннннннннннннннннннннннннннн
н н
нннннннннннннннннннннннннннннннннн
180 5.0 tTLH = (3.0 ns/pF) CL + 30 ns
ns
н
ннн н н н
н н н н н н
нннннннннннннннннннннннннннннннннн
н нннннннннннннннн tTLH 2, 3 NAND, NOR Output Rise Time
Unit Max
нннннннннннннннннннннннннннннннннн
н н н н
нннннннннннннннннннннннннннннннннн
н н н н н н н н
ннннннннннннннннннн Typ # VDD Symbol Figure Characteristic
нннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н
н н н н н н н
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн SWITCHING CHARACTERISTICS** (CL = 50 pF, TA = 25_C)
нннннннннннннннннннннннннннннннннн
нннннннннннннннннннннннннннннннннн
н н н н н н
нннннннннннннннннннннннннннннннннн
0.01 ╣F CERAMIC

VDD 16

CL PIN ASSIGNMENT
Vin
IN 1A 1 16 VDD
CL CL
CL IN 2A 2 15 OUTB
8
IN 3A 3 14 OUTB
IDD 500 ╣F 50% DUTY CYCLE
IN 4A 4 13 OUTA
IN 1C 5 12 IN 2B
20 ns IN 2C 6 11 IN 1B
VDD
90% 90%
IN 3C 7 10 OUTC
Vin 10% 10% VSS VSS 8 9 IN 4C
20 ns



Figure 1. Power Dissipation Test Circuit
and Waveform




VDD 20 ns 20 ns
90% 90% VDD
16 INPUT (A) 50% 50%
OUTPUT 10% 10% VSS
PULSE
(B)
GENERATOR INPUT tPHL tPLH
CL
(A) 8 VSS
90% 90% VOH
OUTPUT (B) 50% 50%
10% 10% VOL
tTHL tTLH


Figure 2. Input "NAND" Gate Switching Time Test Circuit and Waveforms




20 ns
VDD
90%
INPUT (A) 50%
OUTPUT (B) 10% VSS
INPUT (A) tPHL tPLH
PULSE OUTPUT (C) 90% VOH
GENERATOR OUTPUT (B) 50%
10%
CL CL tTHL VOL
tTLH
tPLH tPHL
VOH
90%
50%
OUTPUT (C) 10%
Output (B) = "NOR" All unused inputs VOL
Output (C) = "NOR╜Inverter" connected to ground. tTLH tTHL


Figure 3. "NOR" Gate and "NOR╜Inverter" Switching Time Test Circuit and Waveforms




MC14501UB MOTOROLA CMOS LOGIC DATA
4
OUTLINE DIMENSIONS

L SUFFIX
CERAMIC DIP PACKAGE
CASE 620╜10
ISSUE V

╜A╜
NOTES:
1. DIMENSIONING AND TOLERANCING PER
ANSI Y14.5M, 1982.
16 9
2. CONTROLLING DIMENSION: INCH.
3. DIMENSION L TO CENTER OF LEAD WHEN
╜B╜ FORMED PARALLEL.
1 8 4. DIMENSION F MAY NARROW TO 0.76 (0.030)
WHERE THE LEAD ENTERS THE CERAMIC
C L BODY.

INCHES MILLIMETERS
DIM MIN MAX MIN MAX
A 0.750 0.785 19.05 19.93
B 0.240 0.295 6.10 7.49
╜T╜ C ╜╜╜ 0.200 ╜╜╜ 5.08
N K D 0.015 0.020 0.39 0.50
SEATING
PLANE E 0.050 BSC 1.27 BSC
F 0.055 0.065 1.40 1.65
G 0.100 BSC 2.54 BSC
E M H 0.008 0.015 0.21 0.38
K 0.125 0.170 3.18 4.31
F G J 16 PL
L 0.300 BSC 7.62 BSC
D 16 PL 0.25 (0.010) M T B S M 0_ 15 _ 0_ 15 _
N 0.020 0.040 0.51 1.01
0.25 (0.010) M T A S




P SUFFIX
PLASTIC DIP PACKAGE
CASE 648╜08
ISSUE R
NOTES:
╜A╜ 1. DIMENSIONING AND TOLERANCING PER ANSI
Y14.5M, 1982.
2. CONTROLLING DIMENSION: INCH.
16 9 3. DIMENSION L TO CENTER OF LEADS WHEN
FORMED PARALLEL.
B 4. DIMENSION B DOES NOT INCLUDE MOLD FLASH.
1 8 5. ROUNDED CORNERS OPTIONAL.
INCHES MILLIMETERS
DIM MIN MAX MIN MAX
F C L A 0.740 0.770 18.80 19.55
B 0.250 0.270 6.35 6.85
S C 0.145 0.175 3.69 4.44
D 0.015 0.021 0.39 0.53
SEATING F 0.040 0.70 1.02 1.77
╜T╜ PLANE G 0.100 BSC 2.54 BSC
H 0.050 BSC 1.27 BSC
H K M J 0.008 0.015 0.21 0.38
J K 0.110 0.130 2.80 3.30
G L 0.295 0.305 7.50 7.74
D 16 PL
M 0_ 10 _ 0_ 10 _
0.25 (0.010) M T A M S 0.020 0.040 0.51 1.01




MOTOROLA CMOS LOGIC DATA MC14501UB
5
OUTLINE DIMENSIONS

D SUFFIX
PLASTIC SOIC PACKAGE
CASE 751B╜05
ISSUE J

╜A╜
NOTES:
1. DIMENSIONING AND TOLERANCING PER ANSI
Y14.5M, 1982.
16 9 2. CONTROLLING DIMENSION: MILLIMETER.
3. DIMENSIONS A AND B DO NOT INCLUDE
╜B╜ MOLD PROTRUSION.
P 8 PL
4. MAXIMUM MOLD PROTRUSION 0.15 (0.006)
1 8
0.25 (0.010) M B S PER SIDE.
5. DIMENSION D DOES NOT INCLUDE DAMBAR
PROTRUSION. ALLOWABLE DAMBAR
PROTRUSION SHALL BE 0.127 (0.005) TOTAL
IN EXCESS OF THE D DIMENSION AT
MAXIMUM MATERIAL CONDITION.
G
MILLIMETERS INCHES
DIM MIN MAX MIN MAX
F A 9.80 10.00 0.386 0.393
K R X 45 _ B 3.80 4.00 0.150 0.157
C 1.35 1.75 0.054 0.068
D 0.35 0.49 0.014 0.019
C F 0.40 1.25 0.016 0.049
╜T╜ SEATING G 1.27 BSC 0.050 BSC
PLANE
M J J 0.19 0.25 0.008 0.009
K 0.10 0.25 0.004 0.009
D 16 PL M 0_ 7_ 0_ 7_
P 5.80 6.20 0.229 0.244
0.25 (0.010) M T B S A S R 0.25 0.50 0.010 0.019




Motorola reserves the right to make changes without further notice to any products herein. Motorola makes no warranty, representation or guarantee regarding
the suitability of its products for any particular purpose, nor does Motorola assume any liability arising out of the application or use of any product or circuit,
and specifically disclaims any and all liability, including without limitation consequential or incidental damages. "Typical" parameters which may be provided
in Motorola data sheets and/or specifications can and do vary in different applications and actual performance may vary over time. All operating parameters,
including "Typicals" must be validated for each customer application by customer's technical experts. Motorola does not convey any license under its patent
rights nor the rights of others. Motorola products are not designed, intended, or authorized for use as components in systems intended for surgical implant
into the body, or other applications intended to support or sustain life, or for any other application in which the failure of the Motorola product could create a
situation where personal injury or death may occur. Should Buyer purchase or use Motorola products for any such unintended or unauthorized application,
Buyer shall indemnify and hold Motorola and its officers, employees, subsidiaries, affiliates, and distributors harmless against all claims, costs, damages, and
expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death associated with such unintended or
unauthorized use, even if such claim alleges that Motorola was negligent regarding the design or manufacture of the part. Motorola and are registered
trademarks of Motorola, Inc. Motorola, Inc. is an Equal Opportunity/Affirmative Action Employer.


How to reach us:
USA/EUROPE/Locations Not Listed: Motorola Literature Distribution; JAPAN: Nippon Motorola Ltd.; Tatsumi╜SPD╜JLDC, 6F Seibu╜Butsuryu╜Center,
P.O. Box 20912; Phoenix, Arizona 85036. 1╜800╜441╜2447 or 602╜303╜5454 3╜14╜2 Tatsumi Koto╜Ku, Tokyo 135, Japan. 03╜81╜3521╜8315

MFAX: [email protected] ╜ TOUCHTONE 602╜244╜6609 ASIA/PACIFIC: Motorola Semiconductors H.K. Ltd.; 8B Tai Ping Industrial Park,
INTERNET: http://Design╜NET.com 51 Ting Kok Road, Tai Po, N.T., Hong Kong. 852╜26629298




*MC14501UB/D*
MC14501UB MOTOROLA CMOS LOGIC DATA
MC14501UB/D
6